国产性70yerg老太,色综合在,国产精品亚洲一区二区无码,无码人妻束缚av又粗又大

基本信息

項目名稱:
實驗計算機仿真設計
小類:
信息技術
簡介:
Max+plusⅡ具有編輯、編譯、仿真、綜合、芯片編程等功能將設計電路圖或電路描述程序變成基本的邏輯電路寫入到可編程的芯片中。 本項目通過MAX+plusII這個平臺設計試驗機計算機,開發(fā)平臺上設計一臺模型計算機,借助此課題以開拓具有強大功能友好界面的仿真軟件的應用,同時鞏固所學的計算機系統(tǒng)結(jié)構(gòu)方面的知識,增強電路設計技能。
詳細介紹:
本文簡單介紹了MAX+plusII開發(fā)平臺操作及使用方法和它的一些功能。例舉了MAX+plusII開發(fā)平臺的使用方法,具體說明了設計時的步驟,通過MAX+plusII這個平臺設計試驗機計算機,根據(jù)MAX+plusII開發(fā)平臺的使用方法的步驟進行設計,完成了試驗計算機的設計,并實現(xiàn)仿真。本課題的最終目的是在MAX+PlusⅡ開發(fā)平臺上設計一臺模型計算機,借助此課題以開拓具有強大功能友好界面的仿真軟件的應用,同時鞏固所學的計算機系統(tǒng)結(jié)構(gòu)方面的知識,增強電路設計技能。 目前,在FPGA芯片制造業(yè)中,Altera公司所占的市場份額較大。該公司針對其芯片應用推出了兩套開發(fā)工具軟件Max+plusⅡ和Quartus,是目前應用較為廣泛的兩套CPLD/FPGA開發(fā)工具。Max+plusⅡ可編程邏輯開發(fā)軟件提供了一種與結(jié)構(gòu)無關的設計環(huán)境,它豐富的圖形界面,輔之一完整的、可即時訪問的在線文檔,使設計人員能夠輕松愉快的掌握和使用Max+plusⅡ軟件。利用該工具所具有的編輯、編譯、仿真、綜合、芯片編程等功能將設計電路圖或電路描述程序變成基本的邏輯電路寫入到可編程的芯片中,極大的減輕了設計人員的負擔,使設計人員成倍地縮短設計周期。根據(jù)使用對象不同,Max+plusⅡ可編程邏輯開發(fā)軟件的版本可以分為商業(yè)版、基本版和學生版。

作品圖片

  • 實驗計算機仿真設計

作品專業(yè)信息

撰寫目的和基本思路

熟練掌握EDA電子設計自動化技術,是提高我國電子產(chǎn)品及工程設計質(zhì)量,使之具有國際先進水平的一項重要手段。在當今電子技術的飛速發(fā)展時代,隨著電子產(chǎn)品設計的高度集成化、智能化、功能復雜化、多樣化、小型化及低功耗,掌握和運用EDA技術是非常迫切和必要的。 本項目的研發(fā)也正是迎合這現(xiàn)代電子產(chǎn)品設計的嶄新理念、手段、方法和國際上慣用的新技術,使之應用于單總線結(jié)構(gòu)的實驗計算機仿真設計。

科學性、先進性及獨特之處

此類成果在大學生創(chuàng)新項目中比較少見。社會上介紹EDA技術的文獻資料很多,但是創(chuàng)作如此較大規(guī)模的項目卻不多。項目的構(gòu)思、創(chuàng)作、成功需多學科知識的綜合。在整個創(chuàng)作過程中無任何項目框架、結(jié)構(gòu)上的參考資料,全是項目開發(fā)者科研知識積累的經(jīng)驗,另外考慮到EDA技術是現(xiàn)代電子設計技術高速推進浪潮下的發(fā)展總趨勢。

應用價值和現(xiàn)實意義

考慮到EDA技術應用于小規(guī)模(10多門電路以下)項目開發(fā)比較常見,但應用較大規(guī)模的項目開發(fā)不多,本項目研究的目的及意義在于:一、探索EDA技術在大型項目,如總線結(jié)構(gòu)的計算機設計仿真中的具體應用路徑;二、展示一個大型EDA技術設計項目的可行性的同時可作為教學儀器生產(chǎn)廠家的軟件教學產(chǎn)品;三、為設計其他類似項目或產(chǎn)品開發(fā)提供一個先導作用。

學術論文摘要

本文簡單介紹了MAX+plusII開發(fā)平臺操作及使用方法和它的一些功能。例舉了MAX+plusII開發(fā)平臺的使用方法,具體說明了設計時的步驟,通過MAX+plusII這個平臺設計試驗機計算機,根據(jù)MAX+plusII開發(fā)平臺的使用方法的步驟進行設計,完成了試驗計算機的設計,并實現(xiàn)仿真。本課題的最終目的是在MAX+PlusⅡ開發(fā)平臺上設計一臺模型計算機,借助此課題以開拓具有強大功能友好界面的仿真軟件的應用,同時鞏固所學的計算機系統(tǒng)結(jié)構(gòu)方面的知識,增強電路設計技能。 目前,在FPGA芯片制造業(yè)中,Altera公司所占的市場份額較大。該公司針對其芯片應用推出了兩套開發(fā)工具軟件Max+plusⅡ和Quartus,是目前應用較為廣泛的兩套CPLD/FPGA開發(fā)工具。Max+plusⅡ可編程邏輯開發(fā)軟件提供了一種與結(jié)構(gòu)無關的設計環(huán)境,它豐富的圖形界面,輔之一完整的、可即時訪問的在線文檔。利用該工具所具有的編輯、編譯、仿真、綜合、芯片編程等功能將設計電路圖或電路描述程序變成基本的邏輯電路寫入到可編程的芯片中,極大的減輕了設計人員的負擔,使設計人員成倍地縮短設計周期。

獲獎情況

類似項目在規(guī)模、功能處于初步的小型計算機設計項目在2006年杭州師范大學大學生科技創(chuàng)作竟賽中所指導的電子信息系學生榮獲三等獎,獎狀及獎金。

鑒定結(jié)果

參考文獻

[1]潘松.EDA技術及其應用[M].北京:科學出版社,2007 [2]張永生.電子設計自動化技術[M].北京:機械工業(yè)出版社,2008 [3]王廣君.EDA技術及其應用[M].湖北:華中科技大學出版社,2008 [4]潘銀松.電子電路CAD技術[M].北京:科學出版社,2008 [5]李學干.計算機組成原理[M].西安:西安交通大學出版社,2008 [6]劉欲曉.EDA技術與VHDL電路開發(fā)應用實踐[M].北京:電子工業(yè)出版社,2009

同類課題研究水平概述

在FPGA芯片制造業(yè)中,Altera公司所占的市場份額較大。該公司針對其芯片應用推出了兩套開發(fā)工具軟件Max+plusⅡ和Quartus,是目前應用較為廣泛的兩套CPLD/FPGA開發(fā)工具。Max+plusⅡ可編程邏輯開發(fā)軟件提供了一種與結(jié)構(gòu)無關的設計環(huán)境,它豐富的圖形界面,輔之一完整的、可即時訪問的在線文檔,使設計人員能夠輕松愉快的掌握和使用Max+plusⅡ軟件。利用該工具所具有的編輯、編譯、仿真、綜合、芯片編程等功能將設計電路圖或電路描述程序變成基本的邏輯電路寫入到可編程的芯片中,極大的減輕了設計人員的負擔,使設計人員成倍地縮短設計周期。根據(jù)使用對象不同,Max+plusⅡ可編程邏輯開發(fā)軟件的版本可以分為商業(yè)版、基本版和學生版。 此類成果在大學生創(chuàng)新項目中比較少見。社會上介紹EDA技術的文獻資料很多,但是創(chuàng)作如此較大規(guī)模的項目卻不多。項目的構(gòu)思、創(chuàng)作、成功需多學科知識的綜合。在整個創(chuàng)作過程中無任何項目框架、結(jié)構(gòu)上的參考資料,全是項目開發(fā)者科研知識積累的經(jīng)驗,另外考慮到EDA技術是現(xiàn)代電子設計技術高速推進浪潮下的發(fā)展總趨勢。
建議反饋 返回頂部